- 封装:32-LQFP
- RoHS:无铅 / 符合限制有害物质指令(RoHS)规范要求
- 包装方式:托盘
- 参考价格:$10.23-$9.57
更新日期:2024-04-01 00:04:00
产品简介:1:10 LVPECL/HSTL 至 LVPECL 时钟驱动器
查看详情- 封装:32-LQFP
- RoHS:无铅 / 符合限制有害物质指令(RoHS)规范要求
- 包装方式:托盘
- 参考价格:$10.23-$9.57
CDCLVP110VF 供应商
- 公司
- 型号
- 品牌
- 封装/批号
- 数量
- 地区
- 日期
- 说明
- 询价
-
TI
-
原厂原装
22+ -
3288
-
上海市
-
-
-
一级代理原装
-
TI/德州仪器
-
LQFP32
21+ -
10000
-
杭州
-
-
-
只做原装现货,大量现货热卖
-
TI
-
TQFP
23+ -
15000
-
上海市
-
-
-
全新原装现货热卖特价长期供应欢迎来电
-
TI
-
QFP
21+ -
3500
-
上海市
-
-
-
原装现货,品质为先!请来电垂询!
-
-
22+ -
5000
-
常州
-
-
-
全新原装现货热卖
-
TI
-
TSSOP
23+ -
46000
-
合肥
-
-
-
科大讯飞战略投资企业,提供一站式配套服务
-
TI(德州仪器)
-
LQFP-32
2022+ -
12000
-
上海市
-
-
-
原装可开发票
CDCLVP110VF 中文资料属性参数
- 标准包装:250
- 类别:集成电路 (IC)
- 家庭:时钟/计时 - 时钟缓冲器,驱动器
- 系列:-
- 类型:扇出缓冲器(分配),多路复用器
- 电路数:1
- 比率 - 输入:输出:2:10
- 差分 - 输入:输出:是/是
- 输入:HSTL,LVPECL
- 输出:LVPECL
- 频率 - 最大:3.5GHz
- 电源电压:2.375 V ~ 3.8 V
- 工作温度:-40°C ~ 85°C
- 安装类型:表面贴装
- 封装/外壳:32-LQFP
- 供应商设备封装:32-LQFP(7x7)
- 包装:托盘
- 其它名称:296-15357
产品特性
- Distributes One Differential Clock Input Pair LVPECL/HSTL to 10 Differential LVPECL Clock Outputs
- Fully Compatible With LVECL/LVPECL/HSTL
- Single Supply Voltage Required, ±3.3-V or ±2.5-V Supply
- Selectable Clock Input Through CLK_SEL
- Low-Output Skew (Typ 15 ps) for Clock-Distribution Applications
- VBB Reference Voltage Output for Single-Ended Clocking
- Available in a 32-Pin LQFP Package
- Frequency Range From DC to 3.5 GHz
- Pin-to-Pin Compatible With MC100 Series EP111, ES6111, LVEP111, PTN1111
产品概述
The CDCLVP110 clock driver distributes one differential clock pair of either LVPECL or HSTL (selectable) input, (CLK0, CLK1) to ten pairs of differential LVPECL clock (Q0, Q9) outputs with minimum skew for clock distribution. The CDCLVP110 can accept two clock sources into an input multiplexer. The CLK0 input accepts either LVECL/LVPECL input signals, while CLK1 accepts an HSTL input signal when operated under LVPECL conditions. The CDCLVP110 is specifically designed for driving 50-Ω transmission lines.The VBB reference voltage output is used if single-ended input operation is required. In this case the VBB pin should be connected to CLK0 and bypassed to GND via a 10-nF capacitor.However, for high-speed performance up to 3.5 GHz, the differential mode is strongly recommended.The CDCLVP110 is characterized for operation from –40°C to 85°C.
CDCLVP110VF 数据手册
数据手册 | 说明 | 数量 | 操作 |
---|---|---|---|
![]() |
LOW-VOLTAGE 1:10 LVPECL/HSTL WITH SELECTABLE INPUT CLOCK DRIVER |
11 Pages页,137K | 查看 |
![]() |
LOW-VOLTAGE 1:10 LVPECL/HSTL WITH SELECTABLE INPUT CLOCK DRIVER |
11 Pages页,137K | 查看 |
CDCLVP110VF 电路图

CDCLVP110VF 电路图
CDCLVP110VF 相关产品
- ADCLK854BCPZ
- ADCLK907BCPZ-R2
- ADCLK907BCPZ-R7
- ADCLK914BCPZ-R2
- ADCLK914BCPZ-WP
- ADCLK925BCPZ-R7
- ADCLK944BCPZ-R2
- ADCLK944BCPZ-R7
- ADCLK944BCPZ-WP
- ADN4670BCPZ
- ADN4670BCPZ-REEL7
- CDC1104RVKR
- CDC111FN
- CDC204DW
- CDC204DWG4
- CDC208DW
- CDC208DWR
- CDC208NS
- CDC208NSR
- CDC2351DB
- CDC2351DBR
- CDC2351DW
- CDC2351DWR
- CDC2351DWRG4
- CDC2351MDBREP
- CDC2351QDB
- CDC2351QDBG4
- CDC2351QDBR
- CDC2351QDBRG4
- CDC318ADL