您好,欢迎来到知芯网
  • 封装:16-SOIC(0.154",3.90mm 宽)
  • RoHS:无铅 / 符合限制有害物质指令(RoHS)规范要求
  • 包装方式:带卷 (TR)

更新日期:2024-04-01 00:04:00

产品简介:IC FLIP FLOP DUAL J-K 16-SOIC

  • 封装:16-SOIC(0.154",3.90mm 宽)
  • RoHS:无铅 / 符合限制有害物质指令(RoHS)规范要求
  • 包装方式:带卷 (TR)

SN74AS109ADRE4 供应商

  • 公司
  • 型号
  • 品牌
  • 封装/批号
  • 数量
  • 地区
  • 日期
  • 说明
  • 询价

SN74AS109ADRE4 中文资料属性参数

  • 标准包装:2,500
  • 类别:集成电路 (IC)
  • 家庭:逻辑 - 触发器
  • 系列:74AS
  • 功能:设置(预设)和复位
  • 类型:JK 型
  • 输出类型:差分
  • 元件数:2
  • 每个元件的位元数:1
  • 频率 - 时钟:105MHz
  • 延迟时间 - 传输:2.5ns
  • 触发器类型:正边沿
  • 输出电流高,低:2mA,20mA
  • 电源电压:4.5 V ~ 5.5 V
  • 工作温度:0°C ~ 70°C
  • 安装类型:表面贴装
  • 封装/外壳:16-SOIC(0.154",3.90mm 宽)
  • 包装:带卷 (TR)

SN74AS109ADRE4 数据手册

数据手册 说明 数量 操作
SN74AS109ADRE4

These devices contain two independent J-K\ positive-edge-triggered flip-flops. A low level at the preset () or clear () inputs sets or resets the outputs regardless of the levels of the other inputs. When and are inactive (high), data at the J and K\ inputs meeting the setup-time requirements are transferred to the outputs on the positive-going edge of the clock (CLK) pulse. Clock triggering occurs at a voltage level and is not directly related to the rise time of the clock pulse. Following the hold-time interval, data at the J and K\ inputs can be changed without affecting the levels at the...

17页,684K 查看

IC 索引: A B C D E F G H I J K L M N O P Q R S T U V W X Y Z 0 1 2 3 4 5 6 7 8 9