您好,欢迎来到知芯网

更新日期:2024-04-01

产品简介:10MHz – 135MHz 28 位平板显示器链路 LVDS 串行解串器发送器

查看详情

SN65LVDS93AIDGGRQ1 供应商

  • 公司
  • 型号
  • 品牌
  • 封装/批号
  • 数量
  • 地区
  • 日期
  • 说明
  • 询价

SN65LVDS93AIDGGRQ1 中文资料属性参数

  • 现有数量:1,519现货10,000Factory
  • 价格:1 : ¥82.60000剪切带(CT)2,000 : ¥52.06391卷带(TR)
  • 系列:Automotive, AEC-Q100
  • 包装:卷带(TR)剪切带(CT)? 得捷定制卷带
  • 产品状态:在售
  • 功能:串行器
  • 数据速率:135Mbps
  • 输入类型:LVTTL
  • 输出类型:LVDS
  • 输入数:28
  • 输出数:4
  • 电压 - 供电:3V ~ 3.6V
  • 工作温度:-40°C ~ 85°C(TA)
  • 安装类型:表面贴装型
  • 封装/外壳:56-TFSOP(0.240",6.10mm 宽)
  • 供应商器件封装:56-TSSOP

产品特性

  • 具有符合 AEC-Q100 标准的以下结果: 温度等级 3:-40°C 至 85°C 人体模型 (HBM) 静电放电 (ESD) 分类等级 3 充电器件模型 (CDM) ESD 分类等级 C6
  • 温度等级 3:-40°C 至 85°C
  • 人体模型 (HBM) 静电放电 (ESD) 分类等级 3
  • 充电器件模型 (CDM) ESD 分类等级 C6
  • 低压差分信号 (LVDS) 显示系列接口,可直接连接具有集成 LVDS 的 LCD 显示面板
  • 封装:14mm x 6.1mm 薄型小外形尺寸 (TSSOP)
  • 1.8V 至 3.3V 耐压数据输入,可直接连接低功耗、低压应用和图形处理器
  • 传输速率高达 135Mpps(每秒百万像素);像素时钟频率范围为 10MHz 至 135MHz
  • 适合 HVGA 到高清 (HD) 范围内的显示分辨率,并且电磁干扰 (EMI) 较低
  • 通过 3.3V 单电源供电运行,75MHz 频率下的功耗为 170mW(典型值)
  • 28 个数据通道 + 时钟输入低压晶体管-晶体管逻辑 (TTL),4 个数据通道 + 时钟输出低压差分
  • 禁用时的功耗不到 1mW
  • 可选择上升或下降时钟沿触发输入
  • 支持扩频时钟 (SSC)
  • 兼容所有 OMAP 2x、OMAP™ 3x 和 DaVinci 应用处理器
  • LCD 显示面板驱动器
  • 超便携移动个人电脑 (UMPC) 和上网本
  • 数码相框

产品概述

SN65LVDS93A-Q1 Flatlink 发送器在单个集成电路上包含了四个 7 位并联负载串行输出移位寄存器、一个 7X 时钟合成器以及五个低压差分信号 (LVDS) 线路驱动器。 凭借这些功能,该器件可通过 5 条平衡双股线同步发送 28 位单端低电压晶体管-晶体管逻辑 (LVTTL) 数据,这些数据将由 SN75LVDS94 和具有集成 LVDS 接收器的 LCD 面板等兼容接收器来接收。发送数据时,数据位 D0 至 D27 会在输入时钟信号 (CLKIN) 边沿逐个载入寄存器。 可通过时钟选择 (CLKSEL) 引脚来选择时钟的上升沿或下降沿。 CLKIN 的频率会进行 7 倍倍频,然后用于以串行方式分 7 位时间片上传数据寄存器。 接着会将 4 个串行数据流和锁相时钟 (CLKOUT) 输出至 LVDS 输出驱动器。 CLKOUT 的频率与输入时钟 (CLKIN) 相同。SN65LVDS93A-Q1 无需外部元件或者很少,而且也无需控制。 发送器输入端的数据总线与接收器输出端的相同,数据传输对于用户而言是透明的。 用户唯一能够干预的是选择时钟上升沿(向 CLKSEL 输入高电平)或下降沿(向 CLKSEL 输入低电平),以及能够使用关断/清零 (SHTDN) 引脚。 SHTDN 是一个低电平有效输入,可禁用时钟并关断 LVDS 输出驱动器,从而降低功耗。 该信号为低电平时,可将所有内部寄存器置为低电平。 SN65LVDS93A-Q1 额定工作环境温度范围为 -40°C 至 85°C。

SN65LVDS93AIDGGRQ1 电路图

SN65LVDS93AIDGGRQ1 电路图

SN65LVDS93AIDGGRQ1 电路图

IC 索引: A B C D E F G H I J K L M N O P Q R S T U V W X Y Z 0 1 2 3 4 5 6 7 8 9