更新日期:2024-04-01
产品简介:可编程 27 位串行至并行接收器
查看详情SN65LVDS314RSKR 供应商
- 公司
- 型号
- 品牌
- 封装/批号
- 数量
- 地区
- 日期
- 说明
- 询价
-
TI
-
原厂原装
22+ -
3288
-
上海市
-
-
-
一级代理原装
-
TI(德州仪器)
-
VQFN-64
2022+ -
12000
-
上海市
-
-
-
原装可开发票
SN65LVDS314RSKR 中文资料属性参数
- 现有数量:1,955现货10,000Factory
- 价格:1 : ¥36.17000剪切带(CT)2,000 : ¥20.46305卷带(TR)
- 系列:65LVDS
- 包装:卷带(TR)剪切带(CT)? 得捷定制卷带
- 产品状态:在售
- 类型:接收器
- 协议:LVDS
- 驱动器/接收器数:-
- 双工:-
- 接收器滞后:-
- 数据速率:1.755Gbps
- 电压 - 供电:1.65V ~ 1.95V
- 工作温度:-40°C ~ 85°C
- 安装类型:表面贴装型
- 封装/外壳:64-VFQFN 裸露焊盘
- 供应商器件封装:64-VQFN(8x8)
产品特性
- 串行接口技术
- 与 Flatlink3G 兼容,例如 SN65LVDS301 和 SN65LVDS311
- 支持在 1,2 或 3 条超低压 (subLVDS) 差分线路上接收高达 24 位 RGB 数据和 3 个控制位的视频接口
- subLVDS 差分电压电平
- 1.8V 至 3.3V 灵活的 RGB 信令电平
- 高达 1.755Gbps 数据吞吐量
- 三个运行模式以达到节能的目的 有源模式四分之一 VGA (QVGA)-17mW 典型关断模式 - 0.6μW 典型待机模式-典型值 54μW
- 有源模式四分之一 VGA (QVGA)-17mW
- 典型关断模式 - 0.6μW
- 典型待机模式-典型值 54μW
- 用于实现印刷电路板 (PCB) 布局布线灵活性的总线交换
- 静电放电 (ESD) 额定值 > 4kV(人体模型 (HBM))
- 4MHz-65MHz 的像素时钟范围
- 全部 CMOS 输入上的故障安全特性
- 采用 8mm x 8mm 四方扁平无引线 (QFN) 封装,焊球间距 0.4mm
- 极低的电磁干扰 (EMI),符合 SAE J1752/3 'Kh' 技术规范
产品概述
SN65LVDS314 接收器将与 FlatLink™3G 兼容的串行输入数据解串行并成为 27 个并行数据输出。 SN65LVDS314 接收器包含一个移位寄存器,在检查奇偶校验位之后,此寄存器从 1,2 或 3 个串行输入载入 30 个位,并且锁存 24 个像素位和 3 个控制位输出至并行 CMOS 输出。 如果奇偶校验确认奇偶校验正确,通道奇偶校验错误 (CPE) 输出保持低电平。 如果检测到奇偶校验错误,CPE 输出生成一个高脉冲,而数据输出总线忽略刚刚接收到的像素。 或者,最后一个数据字在下一个时钟周期内被保持在输出总线上。 串行数据和时钟通过超低压差分信令 (subLVDS) 线路接收。 为了节能,SN65LVDS314 支持三个运行模式(关断、待机和激活)。当接收时,锁相环 (PLL) 锁定至下一个时钟 CLK 并且在数据线路的线路速率上生成一个内部高速时钟。 使用此内部高速时钟将数据串行载入到一个的移位寄存器内。 在从内部高速时钟中重新创建像素时钟 PCLK 时,被并行化的数据出现在并行输出总线上。 如果没有出现输入 CLK 信号,在 PCLK 和 DE 被保持在低电平时,输出总线被保持在静止状态,而所有其它并行输出被拉至高电平。 并行 (CMOS) 输出总线提供一个总线交换特性。 SAWP(交换)控制位将输出像素数据的输出引脚顺序控制为 R[7:0] G[7:0],B[7:0],VS,HS,DE 或 B[0:7],G[0:7],R[0:7],VS,HS,DE。 这为 PCB 设计人员提供了适当的灵活性来更好将总线与 LCD 驱动器输出引脚相匹配或者将接收器器件放置在 PCB 的顶部或者底部。 F/S 控制输入在一个针对最佳 EMI 的慢速 CMOS 总线输出上升时间与功耗和针对增速或者更高负载设计的快速 CMOS 输出间进行选择。 Flatlink is a trademark of Texas Instruments. 两个链路选择线路 LS0 和 LS1 选择使用的 1,2 或 3 条串行链路。 RXEN 输入可被用于将 SN65LVDS314 置于一个关断模式中。 如果 CLK 输入的共模电压被移位至 VDDLVDS(例如,发送器将 CLK 输出释放为高阻抗状态),那么 SN65LVDS314 进入一个有源待机模式。 这在无需切换一个外部控制引脚的前提下可大大减少功耗。 SN65LVDS314 额定运行环境温度范围为 -40°C 至 85°C。 所有 CMOS 和 subLVDS 信号在 VDD=0V 时的耐压为 2V。这一特性可实现 VDD稳定前的信号加电。
SN65LVDS314RSKR 数据手册
数据手册 | 说明 | 数量 | 操作 |
---|---|---|---|
![]() |
Receiver LVDS 64-QFN (8x8) |
44页,1.57M | 查看 |
SN65LVDS314RSKR 相关产品
- 14212R-500
- 14222R-800
- 14230R-450
- 14315R-100
- 5962-8771601EA
- 5962-89710013X
- 5962-8971001XX
- 65LBC174AM16DWREP
- 6PAIC3109TRHBRQ1
- 6PAIC3109TWRHMRQ1
- 6PAIC3254IRHBRQ1
- 77049012A
- 7900901CA
- 821004JG
- 821034DNG
- 82V2058XDAG
- 82V2084PFG
- 82V2088BBG
- 88E1510-A0-NNB2C000
- 88E1512-A0-NNP2C000
- 88E1512-A0-NNP2I000
- 88E1514-A0-NNP2C000
- 88E1518-A0-NNB2C000
- 88E3015-A2-NNP1C000
- 88E3082-C1-BAR1C000
- 88E3082-C1-BAR1I000
- 89H64H16AG2ZCBLG
- 89HP0504PBZBNRGI
- 89HPES4T4ZBBCGI
- 89HT0816PYDBCG