您好,欢迎来到知芯网

更新日期:2024-04-01

产品简介:±50ppm、超低抖动、引脚可选、差动振荡器

查看详情

LMK61PD0A2-SIAT 供应商

  • 公司
  • 型号
  • 品牌
  • 封装/批号
  • 数量
  • 地区
  • 日期
  • 说明
  • 询价

LMK61PD0A2-SIAT 中文资料属性参数

  • 现有数量:400现货8,500Factory
  • 价格:1 : ¥107.32000剪切带(CT)250 : ¥103.88932卷带(TR)
  • 系列:-
  • 包装:卷带(TR)剪切带(CT)Digi-Reel? 得捷定制卷带
  • 产品状态:在售
  • 基本谐振器:晶体
  • 类型:XO(标准)
  • 频率 - 输出 1:62.5MHz,100MHz,106.5MHz,125MHz,156.25MHz,212.5MHz,312.5MHz
  • 频率 - 输出 2:-
  • 频率 - 输出 3:-
  • 频率 - 输出 4:-
  • 功能:-
  • 输出:HCSL,LVDS,LVPECL
  • 电压 - 供电:3.135V ~ 3.465V
  • 频率稳定性:-
  • 工作温度:-40°C ~ 85°C
  • 电流 - 供电(最大值):-
  • 等级:-
  • 大小 / 尺寸:0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
  • 高度:0.045"(1.15mm)
  • 封装/外壳:8-SMD 模块

产品特性

  • 超低噪声、高性能 抖动:fOUT > 100MHz 时的典型值为 90fs (RMS) 高电源抑制比 (PSRR):-70dBc,出色的电源抗扰度
  • 抖动:fOUT > 100MHz 时的典型值为 90fs (RMS)
  • 高电源抑制比 (PSRR):-70dBc,出色的电源抗扰度
  • 灵活的输出频率和格式;用户可选择 频率:62.5MHz、100MHz、106.25MHz、125MHz、156.25MHz、212.5MHz、312.5MHz 格式:低电压正射极耦合逻辑 (LVPECL)、低压差分信令 (LVDS) 或高速收发器逻辑 (HSTL)
  • 频率:62.5MHz、100MHz、106.25MHz、125MHz、156.25MHz、212.5MHz、312.5MHz
  • 格式:低电压正射极耦合逻辑 (LVPECL)、低压差分信令 (LVDS) 或高速收发器逻辑 (HSTL)
  • 总频率容差:±50ppm
  • 内部存储器存储了多个启动配置,可通过引脚控制进行选择
  • 3.3V 工作电压
  • 工业温度范围(-40ºC 至 +85ºC)
  • 7mm x 5mm 8 引脚封装
  • 晶体振荡器、表面声波 (SAW) 振荡器或芯片振荡器的高性能替换产品
  • 开关、路由器、网卡、基带装置 (BBU)、服务器、存储/SAN
  • 测试和测量
  • 医疗成像
  • 现场可编程门阵列 (FPGA),处理器连接

产品概述

LMK61PD0A2 是一款超低抖动的 PLLatinumTM 引脚可选振荡器。该振荡器可生成通用基准时钟。 该器件在出厂前进行了预编程,可支持七种不同基准时钟频率。相应频率可通过将每个 FS[1:0] 配置为 VDD、GND 或 NC(无连接)进行选择。 输出格式可通过将操作系统 (OS) 的引脚配置为 VDD、GND 或 NC 进行选择,三种配置方式分别对应格式 LVPECL、LVDS 以及 HCSL。 内部电源调节功能提供出色的电源纹波抑制 (PSRR),降低了供电网络的成本和复杂性。 该器件由单个 3.3V ± 5% 电源供电。

LMK61PD0A2-SIAT 电路图

LMK61PD0A2-SIAT 电路图

LMK61PD0A2-SIAT 电路图

LMK61PD0A2-SIAT 相关产品

IC 索引: A B C D E F G H I J K L M N O P Q R S T U V W X Y Z 0 1 2 3 4 5 6 7 8 9