您好,欢迎来到知芯网

更新日期:2024-04-01 00:04:00

产品简介:低抖动双通道网络同步器时钟

查看详情

LMK05028RGCT 供应商

  • 公司
  • 型号
  • 品牌
  • 封装/批号
  • 数量
  • 地区
  • 日期
  • 说明
  • 询价

LMK05028RGCT 中文资料属性参数

  • 现有数量:2,607现货
  • 价格:1 : ¥260.20000剪切带(CT)250 : ¥202.24552卷带(TR)
  • 系列:-
  • 包装:卷带(TR)剪切带(CT)Digi-Reel? 得捷定制卷带
  • 产品状态:在售
  • 类型:时钟同步器
  • PLL:
  • 输入:CML,HCSL,LVDS,LVPECL
  • 输出:CML,HCSL,LVCMOS,LVDS,LVPECL
  • 电路数:2
  • 比率 - 输入:输出:4:8
  • 差分 - 输入:输出:是/是
  • 频率 - 最大值:200MHz,750MHz
  • 分频器/倍频器:是/是
  • 电压 - 供电:1.71V ~ 1.89V,2.375V ~ 2.625V,3.135V ~ 3.465V
  • 工作温度:-40°C ~ 85°C
  • 安装类型:表面贴装型
  • 封装/外壳:64-VFQFN 裸露焊盘
  • 供应商器件封装:64-VQFN(9x9)

产品特性

  • 两个独立 PLL 通道具有如下特性: 输出 ≥ 100MHz 时,抖动为 150fs RMS 频率为 122.88MHz 时,在 100Hz 偏移频率处的相位噪声为 –112dBc/Hz无中断切换:50ps 相位瞬态(采用相位抑制)具有快速锁定功能的可编程环路带宽 使用低成本 TCXO/OCXO 实现符合标准的同步和保持模式任何输入到任何输出频率转换
  • 输出 ≥ 100MHz 时,抖动为 150fs RMS
  • 频率为 122.88MHz 时,在 100Hz 偏移频率处的相位噪声为 –112dBc/Hz
  • 无中断切换:50ps 相位瞬态(采用相位抑制)
  • 具有快速锁定功能的可编程环路带宽
  • 使用低成本 TCXO/OCXO 实现符合标准的同步和保持模式
  • 任何输入到任何输出频率转换
  • 四个参考时钟输入 基于优先级的输入选择在缺失参考时实现数字保持
  • 基于优先级的输入选择
  • 在缺失参考时实现数字保持
  • 具有可编程驱动器的八个时钟输出 多达 6 个不同的输出频率AC-LVDS、AC-CML、AC-LVPECL、HCSL 和 1.8V 或 2.5V LVCMOS 输出格式
  • 多达 6 个不同的输出频率
  • AC-LVDS、AC-CML、AC-LVPECL、HCSL 和 1.8V 或 2.5V LVCMOS 输出格式
  • 加电后自定义时钟的 EEPROM/ROM(2)
  • 灵活的配置选项 输入和输出为 1Hz (1PPS) 至 750MHzXO:10MHz 至 100MHz,TCXO:10MHz 至 54MHz DCO 模式:步长 < 1ppt,可实现精确的频率和相位控制(IEEE 1588 从运行)零延迟,可实现确定性相位偏移稳健的时钟监控和状态I2C 或 SPI 接口
  • 输入和输出为 1Hz (1PPS) 至 750MHz
  • XO:10MHz 至 100MHz,TCXO:10MHz 至 54MHz
  • DCO 模式:步长 < 1ppt,可实现精确的频率和相位控制(IEEE 1588 从运行)
  • 零延迟,可实现确定性相位偏移
  • 稳健的时钟监控和状态
  • I2C 或 SPI 接口
  • 出色的电源噪声抑制 (PSNR) 性能
  • 3.3V 电源,提供 1.8V、2.5V 或 3.3V 输出
  • 工业温度范围:-40°C 至 +85°C

产品概述

LMK05028 是一款高性能网络同步器时钟器件,提供抖动消除、时钟生成、高级时钟监控和卓越的无中断切换性能,可满足通信基础设施和工业应用的严格时序 要求。该器件具有低抖动和高 PSNR 性能,可降低高速串行链路中的误码率 (BER)。 该器件具有两个 PLL 通道,最多可生成八个输出时钟(抖动低至 150fs RMS)。每个 PLL 域可从任意四个基准输入中进行选择,以实现输出同步。每个 PLL 通道支持实现抖动和漂移衰减的可编程环路带宽,同时支持能够实现灵活频率配置的分频率转换。每个 PLL 通道支持的同步选项包括采用相位消除的无中断切换、数字保持、步长 <1ppt 可实现精确时钟控制(IEEE 1588 PTP 从运行)的 DCO 模式,以及用于实现确定性输入到输出相位偏移的零延迟模式。先进的基准输入监控块可确保稳健的时钟故障检测并在发生基准缺失 (LOR) 时帮助将输出时钟干扰降至最低。该器件可使用低频 TCXO/OCXO 实现自由运行型或保持型频率稳定性,从而在 LOR 期间确保同步符合标准;此外,在保持型频率稳定性和漂移不重要时,该器件也可使用标准 XO。该器件可通过 I2C 或 SPI 接口实现完全编程,在通电后支持通过内部 EEPROM 或 ROM 进行自定义频率配置。EEPROM 可厂家预编程并且可在系统内编程。

LMK05028RGCT 电路图

LMK05028RGCT 电路图

LMK05028RGCT 电路图

IC 索引: A B C D E F G H I J K L M N O P Q R S T U V W X Y Z 0 1 2 3 4 5 6 7 8 9