更新日期:2024-04-01 00:04:00
产品简介:具有可选输入的 HiRel、1:10 LVPECL 缓冲器
查看详情CDCLVP111MVFREP 供应商
- 公司
- 型号
- 品牌
- 封装/批号
- 数量
- 地区
- 日期
- 说明
- 询价
-
TI
-
原厂原装
22+ -
3288
-
上海市
-
-
-
一级代理原装
-
TI(德州仪器)
-
LQFP-32(7x7)
2022+ -
12000
-
上海市
-
-
-
原装可开发票
CDCLVP111MVFREP 中文资料属性参数
- 现有数量:811现货10,000Factory
- 价格:1 : ¥294.07000剪切带(CT)1,000 : ¥228.52790卷带(TR)
- 系列:-
- 包装:卷带(TR)剪切带(CT)? 得捷定制卷带
- 产品状态:在售
- 类型:扇出缓冲器(分配),多路复用器
- 电路数:1
- 比率 - 输入:输出:2:10
- 差分 - 输入:输出:是/是
- 输入:CML,LVDS,LVPECL,SSTL
- 输出:LVPECL
- 频率 - 最大值:3.5 GHz
- 电压 - 供电:2.375V ~ 3.8V
- 工作温度:-55°C ~ 125°C
- 安装类型:表面贴装型
- 封装/外壳:32-LQFP
- 供应商器件封装:32-LQFP(7x7)
产品特性
- 将一个差分时钟输入对 LVPECL 分配至 10 个差分 LVPECL
- 与低压发射器耦合逻辑 (LVECL) 和 LVPECL 完全兼容
- 支持 2.375V 至 3.8V 的宽电源电压范围
- 通过 CLK_SEL 可选择时钟输入
- 针对时分应用的低输出偏斜(典型值 15ps) 额外抖动少于 1ps 传播延迟少于 355ps 开输入缺省状态 低压差分信令 (LVDS),电流模式逻辑 (CML),短截线串联端接逻辑 (SSTL) 输入兼容
- 额外抖动少于 1ps
- 传播延迟少于 355ps
- 开输入缺省状态
- 低压差分信令 (LVDS),电流模式逻辑 (CML),短截线串联端接逻辑 (SSTL) 输入兼容
- 针对单端计时的 VBB基准电压输出
- 采用 32 引脚薄型方形扁平 (LQFP) 封装
- 频率范围介于 DC 至 3.5GHz 之间
- 与 MC100 系列 EP111,ES6111,LVEP111,PTN1111 引脚到引脚兼容
产品概述
CDCLVP111 时钟驱动器使用最小的时分偏斜将 LVPECL 输入的一个差分时钟对 (CLK0,CLK1) 分频为差分 LVPECL 时钟 (Q0,Q9) 输出的十个对。 CDCLVP111 可接受两个时钟源进入同一个输入复用器。 CDCLVP111 专门设计用于驱动器 50Ω 传输线路。 当一个输出引脚不被使用时,建议将其保持在开状态以减少功耗。 如果只使用差分对中的输出引脚中的一个,那么其它输出引脚必须被同样地端接至 50Ω。如果要求单端输入运行,VBB基准电压输出被使用。 在这种情况下,VBB引脚应该被连接至CLK0并由一个 10nF 电容器旁通至接地 (GND)。然而,要实现高达 3.5GHz 的高速性能,强烈建议使用差分模式。CDCLVP111 额定工作温度范围是 -55°C至 125°C。
CDCLVP111MVFREP 数据手册
数据手册 | 说明 | 数量 | 操作 |
---|---|---|---|
![]() |
Clock Fanout Buffer (Distribution), Multiplexer IC 3.5GHz 32-LQFP |
15页,740K | 查看 |
CDCLVP111MVFREP 相关产品
- 1339-31DVGI8
- 2305A-1HDCG
- 2305NZ-1HDCG
- 2309A-1HDCG
- 308RILF
- 49FCT805BTQG
- 524MILFT
- 553MLFT
- 557M-01LFT
- 5V41065PGGI
- 5V41201PGGI
- 5V41236PGGI
- 5V49EE501NLGI
- 5V49EE902NLGI
- 6V49205BNLGI
- 74FCT3807AQG8
- 74FCT3807EPYGI
- 8102101FA
- 82V3391BEQG
- 83PN156DKILF
- 83PR226BKI-01LF
- 843002AKI-41LF
- 8442BYILF
- 844N255AKILF
- 8516FYILFT
- 8535AGI-21LF
- 8538BG-31LF
- 8538BG-31LFT
- 853S006AGILF
- 8N3S271KC-0029CDI