您好,欢迎来到知芯网
  • 封装:56-BSSOP(0.295",7.50mm 宽)
  • RoHS:无铅 / 符合限制有害物质指令(RoHS)规范要求
  • 包装方式:带卷 (TR)

更新日期:2024-04-01 00:04:00

产品简介:IC 133-MHZ CLOCK SYNTH 56-SSOP

  • 封装:56-BSSOP(0.295",7.50mm 宽)
  • RoHS:无铅 / 符合限制有害物质指令(RoHS)规范要求
  • 包装方式:带卷 (TR)

CDC925DLRG4 供应商

  • 公司
  • 型号
  • 品牌
  • 封装/批号
  • 数量
  • 地区
  • 日期
  • 说明
  • 询价

CDC925DLRG4 中文资料属性参数

  • 标准包装:1,000
  • 类别:集成电路 (IC)
  • 家庭:时钟/计时 - 专用
  • 系列:-
  • 类型:时钟/频率合成器,扩展频谱时钟发生器,多路复用器
  • PLL:
  • 主要目的:Intel CPU Servers
  • 输入:晶体
  • 输出:CMOS
  • 电路数:1
  • 比率 - 输入:输出:1:24
  • 差分 - 输入:输出:无/无
  • 频率 - 最大:133MHz
  • 电源电压:2.375 V ~ 3.465 V
  • 工作温度:0°C ~ 85°C
  • 安装类型:表面贴装
  • 封装/外壳:56-BSSOP(0.295",7.50mm 宽)
  • 供应商设备封装:56-SSOP
  • 包装:带卷 (TR)

CDC925DLRG4 数据手册

数据手册 说明 数量 操作
CDC925DLRG4

The CDC925 is a clock synthesizer/driver that generates system clocks necessary to support Intel Pentium III systems on CPU, CPU_DIV2, 3V66, PCI, APIC, 48MHz, and REF clock signals. All output frequencies are generated from a 14.318-MHz crystal input. A reference clock input instead of a crystal can be provided at the XIN input. Two phase-locked loops (PLLs) are used, one to generate the host frequencies and the other to generate the 48-MHz clock frequency. On-chip loop filters and internal feedback loops eliminate the need for external components. The host and PCI clock outputs provide low-sk...

19页,325K 查看

IC 索引: A B C D E F G H I J K L M N O P Q R S T U V W X Y Z 0 1 2 3 4 5 6 7 8 9