您好,欢迎来到知芯网
  • 封装:80-TQFP 裸露焊盘
  • RoHS:无铅 / 符合限制有害物质指令(RoHS)规范要求
  • 包装方式:带卷 (TR)
  • 参考价格:$73.45

更新日期:2024-04-01 00:04:00

产品简介:八通道、12 位、80MSPS 模数转换器 (ADC)

查看详情
  • 封装:80-TQFP 裸露焊盘
  • RoHS:无铅 / 符合限制有害物质指令(RoHS)规范要求
  • 包装方式:带卷 (TR)
  • 参考价格:$73.45

ADS5292IPFPT 供应商

  • 公司
  • 型号
  • 品牌
  • 封装/批号
  • 数量
  • 地区
  • 日期
  • 说明
  • 询价

ADS5292IPFPT 中文资料属性参数

  • 标准包装:250
  • 类别:集成电路 (IC)
  • 家庭:数据采集 - 模数转换器
  • 系列:-
  • 位数:12
  • 采样率(每秒):80M
  • 数据接口:LVDS,串行
  • 转换器数目:8
  • 功率耗散(最大):-
  • 电压电源:模拟和数字
  • 工作温度:-40°C ~ 85°C
  • 安装类型:表面贴装
  • 封装/外壳:80-TQFP 裸露焊盘
  • 供应商设备封装:80-HTQFP(12x12)
  • 包装:带卷 (TR)
  • 输入数目和类型:8 个差分,双极

产品特性

  • 最高采样速率: 80 MSPS/12位
  • 高信噪比在 5 MHz/80 MSPS 时 SNR 为 70-dBFS 在 5 MHz/80 MSPS 并且抽取滤波器=2 时 SNR 为 71.5-dBFS 在 5 MHz/80 MSPS 时 SFD R为 85-dBc
  • 在 5 MHz/80 MSPS 时 SNR 为 70-dBFS
  • 在 5 MHz/80 MSPS 并且抽取滤波器=2 时 SNR 为 71.5-dBFS
  • 在 5 MHz/80 MSPS 时 SFD R为 85-dBc
  • 低功耗50 MSPS 时为 48 mW/CH 65 MSPS 时为 54 mW/CH 80 MSPS 时为 66 mW/CH (每通道 2 个LVDS 线束)
  • 50 MSPS 时为 48 mW/CH
  • 65 MSPS 时为 54 mW/CH
  • 80 MSPS 时为 66 mW/CH (每通道 2 个LVDS 线束)
  • 数字处理块可编程 FIR 抽取滤波器和过度取样以将谐波干扰降到最低 可编程IIR高通滤波器以将 DC 偏移降至最低 可编程数字增益: 0 dB 至 12 dB 2-或者 4-通道均衡
  • 可编程 FIR 抽取滤波器和过度取样以将谐波干扰降到最低
  • 可编程IIR高通滤波器以将 DC 偏移降至最低
  • 可编程数字增益: 0 dB 至 12 dB
  • 2-或者 4-通道均衡
  • 灵活串行化 LVDS 输出: 根据 ADC 采样率,每通道有一个或者两个 LVDS 线束输出线路 ADC 输入通道和 LVDS 输出引脚间的可编程映射--简化主板设计 由 FPGA/接收器提供的用于确认数据捕捉的多种测试样式
  • 根据 ADC 采样率,每通道有一个或者两个 LVDS 线束输出线路
  • ADC 输入通道和 LVDS 输出引脚间的可编程映射--简化主板设计
  • 由 FPGA/接收器提供的用于确认数据捕捉的多种测试样式
  • 内部和外部参考值
  • 用于低功耗的 1.8 V 操作
  • 低频噪音抑制
  • 在 1 个时钟周期内从 6-dB 过载中恢复
  • 封装方式: 12-mm × 12-mm 80-引脚 QFP

产品概述

使用 CMOS 处理技术和创新的电路技术,ADS5292 是一款低功率 80 MSPS 8 通道 ADC。 低功耗,高 SNR,低 SFDR,和持续过载恢复使用户能够设计高性能系统。 ADS5292 是一款数字处理块设备,此设备集成了几个可改进系统性能的常用数字功能。 它包括一个数字滤波器模块,此模块具有内置抽取滤波去(具有低通、高通和带通特性)。 抽取率同样由程序控制 (乘 2,乘 4,或者乘 8)。 这使得此设备非常适合窄带应用,在窄带应用中,滤波器可很方便的被用于提升 SNR 和终止谐波,同时减少输出数据率。 此设备包括一个均衡模式,在此模式下,2 通道(或者甚至 4 通道)可以被平均达到负担均衡以提升 SNR。串行 LVDS 输出减少了接口线路数量并实现最高系统集成。 根据 ADC 采样率的不同,来自每个通道 ADC 的数字数据可通过 LVDS 输出线路的一个或者两个线束输出。 此两线束接口帮助保持较低的串行数据率,这样即使在高采样率的情况下,也可以使用基于低成本 FPGA 的接收器。 一个非常独特的功能是允许可编程映射模块允许输入通道和 LVDS 输出引脚间的灵活映射。 这有助于大大减少 LVDS 输出路由的复杂性并可能通过减少 PCB 的层数来降低系统主板的成本。此设备集成了一个内部基准,此基准被调整为与全部设备匹配。 通过内部基准模式可以获得最佳性能。 此设备也可由外部基准驱动。 此器件采用 12 mm × 12 mm 80-引脚 QFP 封装。 它的额定工作温度范围为 –40℃ 至 85℃。 ADS5292 与 ADS5294 引脚和寄存器完全兼容。

IC 索引: A B C D E F G H I J K L M N O P Q R S T U V W X Y Z 0 1 2 3 4 5 6 7 8 9